DragossO Photography

Se afișează postările cu eticheta poarta logica. Afișați toate postările
Se afișează postările cu eticheta poarta logica. Afișați toate postările

miercuri, 2 februarie 2011

Sa terminam cu introducerea in circuitele binare si logica binara

Cum au mai ramas 2 porti nepostate pe blog, SAU-NU, SAU si SAU-EXCLUSIV, le voi posta acuma, astfel terminand introducerea in circuitele logice binare.

Poarta logica SAU-NU(NOR).


Constructia portii SAU-NU este constructia in oglinda a portii SI-NU.

Rezultatul simularii portii SAU-NU este urmatorul:

Ca si la poarta SI-NU pentru layoutul portii SAU-NU m-am folosit de optiunea MOS sharing.

Poarta logica SAU(OR).


Constructia acestei porti a fost facuta cu o poarta SAU-NU si o poarta NU.

Rezultatul simularii circuitului de testare pentru poarta SAU este:
Layoutul a fost facut cu blocurile portilor SAU-NU si NU.



Poarta logica SAU-EXCLUSIV(XOR).


Pentru implementarea portii XOR am folosit 4 porti SI-NU. Aceasta poarta mai poate fi implementata si altfel, si anume cu 2 porti NU, 2 porti SI si o poarta SAU.

Cand am facut testarea portii in Mentor Graphics am intalnit o problema, datorata numelui, XOR, care coincide cu un alt termen intalnit in program. Pentru a remedia problema nu a trebuit decat sa modific numele simbolului.

Layoutul portii XOR a fost facut cu 4 layouturi de porti SI-NU, care au fost postate acum cateva zile.

sâmbătă, 29 ianuarie 2011

SI

Poarta logica SI (AND) am construit-o cu ajutorul portilor SI-NU si NU.

Pentru a construi poarta SI am legat iesirea portii SI-NU la intrarea portii NU.

Simularea a avut aceleasi caracteristici ca si cea a portii SI-NU.

Pentru layout am folosit blocurile deja create ale portilor SI-NU si NU.

SI-NU

Poarta logica SI-NU (NAND) este cea mai folosita poarta logica in circuitele digitale. Pentru design, simulare si layout am folosit o poarta SI-NU cu 2 intrari.

Pentru circuitul intern am folosit 4 tranzistoare MOS in tehnologie 0.12um alimentate la o sursa de 1V.

Pentru simulare am pus la intrare 2 semnale de tip pulse de frecvente diferite, astfel incat circuitul sa treaca prin toate cele 4 combinatii posibile de stari ale intrarilor.

Pentru layout am folosit optiunea de MOS sharing pentru a micsora spatiul ocupat de tranzistoare.